



## 



## **i8205** binarni dekoder

- Selektor U/I porta ili memorije
- Schottky bipolarna tehnologija (18ns maksimalno kašnjenje)
- Kompatibilan sa TTL kolima
- Mala ulazna struja 0.25mA (max) (1/6 standardne TTL)
- Jedan od 8 izlaza može da ima nisku vrednost i time se selektuje odgovarajuća vrsta u memoriji ili U/I uređaj
- Trostruki "enable" omogućuje lako proširenje
- Mogu se kaskadno povezivati, tako da svaki dekoder pobuđuje 8 dekodera u narednom nivou



## i8205

## binarni dekoder

7.6 A Read/Write RAM Interface Example

Some special decoder IC's have been produced which help simplify the design of address decoding circuitry. One such decoder in common use is the 8205 (alias 74LS138). Pertinent data for this IC is listed below.



## PIN NAMES A<sub>0</sub>-A<sub>2</sub> Address Inputs Enable Inputs O0-O7 Decoded Outputs

| ADDRESS        |         |    | ENABLE |                |                       | OUTPUTS |   |   |   |     |     |   |   |
|----------------|---------|----|--------|----------------|-----------------------|---------|---|---|---|-----|-----|---|---|
| A <sub>0</sub> | $^{A}1$ | A2 | El     | E <sub>2</sub> | <b>E</b> <sub>3</sub> | 0       | 1 | 2 | 3 | 4 5 | 5 6 | 7 |   |
| L              | L       | Ļ  | L      | L              | н                     | L       | н | н | н | н   | Н   | Н | н |
| н              | L       | L  | L      | L              | н                     | Н       | L | Н | Н | н   | н   | Н | Н |
| L              | н       | L  | L      | L              | н                     | н       | Н | L | н | н   | н   | н | н |
| н              | н       | L  | L      | L              | н                     | Н       | Н | н | L | н   | н   | Н | Н |
| L              | L       | н  | L      | L              | н                     | н       | н | н | Н | L   | н   | н | н |
| н              | L       | н  | L      | L              | н                     | Н       | Н | н | Н | н   | L   | н | н |
| L              | н       | н  | L      | L              | н                     | Н       | Н | н | Н | н   | н   | L | Н |
| н              | н       | н  | L      | L              | н                     | н       | н | н | н | н   | н   | н | L |
| x              | Х       | X  | L      | L              | L                     | Н       | Н | Н | Н | Н   | Н   | Н | Н |
| X              | х       | х  | Н      | L              | L                     | Н       | Н | Н | Н | Н   | Н   | Н | Н |
| X              | X       | х  | L      | Н              | L                     | Н       | Н | Н | Н | Н   | Н   | Н | Н |
| X              | х       | х  | Н      | Н              | L                     | Н       | Н | Н | Н | Н   | Н   | Н | Н |
| X              | х       | х  | Н      | L              | Н                     | Н       | Н | Н | Н | Н   | Н   | Н | Н |
| X              | Х       | х  | L      | Н              | Н                     | Н       | Н | Н | Н | Н   | Н   | Н | Н |
| х              | x       | х  | Н      | Н              | Н                     | Н       | Н | Н | Н | Н   | Н   | Н | Н |

## **i8205** binarni dekoder



- Binarni kod koji se dovodi na A<sub>0</sub>, A<sub>1</sub> i A<sub>2</sub>, selektuje jednu od izlaznih O linija (npr. 101, selektuje O<sub>5</sub>)
- Selektovani izlaz postavljen je na nizak naponski nivo, a sve ostale na visok
- Trostruki "enable input" ( $\overline{E}_1$ ,  $\overline{E}_2$  i  $E_3$ ) se "AND-uje" da bi se selektovao čip



**i8205** primena

# U/I port dekoder



**i8205** primena

# Memorijski interfejs